Visoki prag dizajna čipova "ruši" AI

Visoki prag dizajna čipova "ruši" AI

U posljednjih nekoliko godina, industrija čipova je doživjela neke zanimljive promjene u tržišnoj konkurenciji.na tržištu PC procesora, dugogodišnji dominantni Intel suočava se sa žestokim napadom AMD-a.Na tržištu procesora za mobilne telefone, Qualcomm se odrekao prvog mjesta u isporukama pet uzastopnih kvartala, a MediaTek je u punom zamahu.

Kada se tradicionalno natjecanje među divovima čipova pojačalo, tehnološki divovi koji su dobri u softveru i algoritmima počeli su razvijati vlastite čipove, čineći natjecanje u industriji čipova zanimljivijim.

Iza ovih promjena, s jedne strane, jer je Mooreov zakon usporen nakon 2005., još važnije, brzi razvoj digitala izazvan zahtjevom za diferencijacijom.

Čip divovi pružaju izvedbu čipa opće namjene sigurno pouzdanu, a sve veće i raznolikije potrebe aplikacija za autonomnu vožnju, računalstvo visokih performansi, AI itd., uz izvedbu potrage za više diferenciranih značajki, tehnološki divovi imali su pokrenuti vlastito istraživanje čipova kako bi konsolidirali svoju sposobnost da shvate krajnje tržište.

Iako se konkurentsko okruženje tržišta čipova mijenja, možemo vidjeti da će industrija čipova donijeti veće promjene, čimbenici koji pokreću sve ove promjene je vrlo popularna umjetna inteligencija posljednjih godina.

Neki stručnjaci iz industrije kažu da će AI tehnologija donijeti razorne promjene u cijeloj industriji čipova.Wang Bingda, glavni direktor za inovacije Synopsysa, voditelj AI laboratorija i potpredsjednik globalnog strateškog upravljanja projektima, rekao je za Thunderbird, "Ako se kaže da je čip dizajniran s EDA (Electronic Design Automation) alatima koji uvode AI tehnologiju, slažem se ovom izjavom."

Ako se AI primijeni na pojedinačne aspekte dizajna čipa, može integrirati gomilanje iskusnih inženjera u EDA alate i značajno smanjiti prag dizajna čipa.Ako se umjetna inteligencija primijeni na cijeli proces dizajna čipa, isto iskustvo može se koristiti za optimizaciju procesa dizajna, značajno skraćivanje ciklusa dizajna čipa uz poboljšanje performansi čipa i smanjenje dizajna


Vrijeme objave: 14. studenog 2022